搜索资源列表
TLC5510.VHDL
- TLC5510 VHDL控制程序 基于VHDL语言,实现对高速A/D器件TLC5510控制-TLC5510 VHDL control procedures based on the VHDL language, to achieve high-speed A / D control device TLC5510
EXPT12_5_RSV
- 采用高速A/D的存储示波器设计,quartus2平台-high-speed A / D to the storage oscilloscope design, platform quartus2
MAX114
- 本上传是关于MAXIM公司的模数转换IC芯片MAX114的C语言源代码。MAX114是一种高速A/D集成芯片,具有低功耗掉电模式,工作方式可选,转换精度高,速度快,广泛应用于高速DSP,远端数据采集等。-uploaded on the company's MAXIM analog-to-digital conversion MAX114 IC C language source code. MAX114 is a high-sp
expt12_5_rsv
- 基于fpga和sopc的用VHDL语言编写的EDA采样高速A/D的存储示波器
TLC5510VHDL
- 功能:基于VHDL语言,实现对高速A/D器件TLC5510控制
highspeed-data
- 一种基于高速逻辑器件(触发器,计数器和门电路等)控制的,可与各种单片机系统友好连接的高速A/D转换采集系统。
Adc813f
- 本程序通过对研祥EVOC_PCL813高速A/D数据采集卡的驱动,采集40路模拟通道的数据,并以数据文件的形式存储在硬盘上,生成文本文件-through the right procedures EVOC EVOC_PCL813 high-speed A / D data acquisition card drive, collecting 40 analog channel data and data in the form of d
Adc813f
- 本程序通过对研祥EVOC_PCL813高速A/D数据采集卡的驱动,采集40路模拟通道的数据,并以数据文件的形式存储在硬盘上,生成文本文件-through the right procedures EVOC EVOC_PCL813 high-speed A/D data acquisition card drive, collecting 40 analog channel data and data in the form of doc
EXPT12_5_RSV
- 采用高速A/D的存储示波器设计,quartus2平台-high-speed A/D to the storage oscilloscope design, platform quartus2
MAX114
- 本上传是关于MAXIM公司的模数转换IC芯片MAX114的C语言源代码。MAX114是一种高速A/D集成芯片,具有低功耗掉电模式,工作方式可选,转换精度高,速度快,广泛应用于高速DSP,远端数据采集等。-uploaded on the company's MAXIM analog-to-digital conversion MAX114 IC C language source code. MAX114 is a high-sp
expt12_5_rsv
- 基于fpga和sopc的用VHDL语言编写的EDA采样高速A/D的存储示波器-FPGA and SOPC based on the use of VHDL language EDA sampling high-speed A/D of the storage oscilloscope
TLC5510VHDL
- 功能:基于VHDL语言,实现对高速A/D器件TLC5510控制-Features: Based on the VHDL language, realize high-speed A/D control devices TLC5510
highspeed-data
- 一种基于高速逻辑器件(触发器,计数器和门电路等)控制的,可与各种单片机系统友好连接的高速A/D转换采集系统。-Based on high-speed logic device (flip-flops, counters and gates, etc.) control can be friendly with a variety of single-chip microcomputer system to connect high-sp
IFdetector
- 现代雷达普遍采用相参信号处理,而如何获得高精度基带数字正交( I , Q) 信号是整个系统信号处理成败的关键,以前通常的做法是采用模拟相位检波器得到I、Q信号,其正交性能一般为:幅度平衡在2 % 左右, 相位正交误差在2°左右,即幅相误差引入的镜像功率在- 34dB 左右。这限制了信号处理器性能的提高, 为此, 近年来提出了对低中频直接采样恢复I、Q 信号的数字相位检波器。随着高位、高速A/ D 的研制成功和普遍应用,使得数字相位检波方
zhongpinyanboq
- 中频验波是对信号进行中频直接采样和数字正交处理后,产生的I 支路和Q 支路信号序列在时间上会错开一个采样间隔,需要进行定序处理,恢复成同步输出的I、Q 两路信号序列。现代雷达普遍采用相参信号处理,而如何获得高精度基带数字正交( I , Q) 信号是整个系统信号处理成败的关键,以前通常的做法是采用模拟相位检波器得到I、Q信号,其正交性能一般为:幅度平衡在2 % 左右, 相位正交误差在2°左右,即幅相误差引入的镜像功率在- 34dB 左右。
TLC5510_VHDL
- 基于VHDL语言,实现对高速A/D器件TLC5510控制-Based on the VHDL language, to achieve high-speed A/D device control TLC5510
AD_TLC5510
- 用VHDL控制TLC5510从而实现对高速A/D器件TLC5510控制,进而处理-use fpga to control the tlc5510
caiyang
- 种用FPGA 实现对高速A/ D 转换芯片的控制电路,系统以MAX125 为例,详细介绍了含有FIFO 存储器的A/ D 采样控制电路的设计方法,并给出了A/D 采样控制电路的V HDL 源程序和整个采样存储的顶层电路原理图.-Species with FPGA to achieve high-speed A/D conversion chip control circuit, the system as an example to M
High-speed-A--D-transformation
- 高速A、D转化及应用,采用TLC5540完成-High-speed A, D transformation and application, using the complete TLC5540
Using a digital comparator
- DSPIC12位高速多SAR A/D转换器(ADC)使用数字比较器(Using a digital comparator)