搜索资源列表
cache.zip
- 高速缓存算法
mm36sb020-a2
- 非常好用的大容量EEPROM存储器,带2线或3线SPI接口,带128字节高速缓存。-very handy, large capacity EEPROM memory, with two lines or three-wire SPI interface, with 128 byte cache.
ARP缓存
- 显示ARP缓存信息.A R P高效运行的关键是由于每个主机上都有一个A R P高速缓存。这个高速缓存存放了最 近I n t e r n e t地址到硬件地址之间的映射记录。高速缓存中每一项的生存时间一般为2 0分钟,起 始时间从被创建时开始算起。-show ARP cache information. A R P efficient operation, the key is for each console has a hig
cache_521
- 高速缓存算法类.英文介绍: The Cache class implements a simple caching mechanism with \"least recently used\" (LRU) replacement. It is useful for cases in which you have some memory to spare and you wish to speed up access t
Cache_FIFO
- 模拟内存高速缓存技术C源码,主要是FIFO形式。-simulated high-speed cache memory technology C source code, is the main form of FIFO.
AspxBBS1.0
- AspxBBS采用当前的热门技术ASP.Net开发,C#语言编写,一流的高速缓存利用技术。论坛风格参照了、CSDN论坛、LB论坛、动网论坛的风格,整个论坛的数据库结构设计一流,所以论坛运行速度一流,功能一流,整个论坛包括HTML码只有8000行代码。数据库采用Access数据库、MSSQL Server两种版. -AspxBBS introduction of the current hot technology developme
DDR_SDRAM_use_in_embedded
- 很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)SDRAM由于其速度快、容量大,而且价格便宜,因此能够很好地满足上述场合对大量数据缓存的需求。但DDR SDRAM的接口不能直接与现今的微处理器和DSP的存储器接口相连,需要在其间插入控制器实现微处理器或DSP对存储器的控制。-many embedded systems, especial
verycms20060429
- VeryCMS 是一套基于php+mysql 数据库平台架构的网站信息门户。该系统延续了PHPWind 一贯的优势:安全、稳定和高负载性。采用html 静态页面和高速缓存技术,充分挖掘PHPWind 系列产品的资源优势,实现智能化管理。-VeryCMS is based on php mysql database platform structure of the website information portal. The syst
verycmsutf820
- VeryCMS 是一套基于php+mysql 数据库平台架构的网站信息门户。该系统延续了PHPWind 一贯的优势:安全、稳定和高负载性。采用html 静态页面和高速缓存技术,充分挖掘PHPWind 系列产品的资源优势,实现智能化管理。-VeryCMS is based on php mysql database platform structure of the website information portal. The syst
1121IBArticle1.0
- 套中小型企业网站建设,信息发布,资料存储管理的系统平台,支持无限级的分类与子分类,支持多种风格,内置HTML编辑器,采用smarttemplate模板引擎,页面高速缓存,使用XHTML+CSS技术,方便的管理文章所用图片,防止垃圾图片的产生-sets of SME websites, information dissemination, data storage management system platforms, support
cache.doc
- TMS320DM642 DSP是TI公司新近推出的一款高性能数字多媒体处理器,它的两级高速缓存(Cache)结构为高复杂度视频编码算法的高效率实现提供了有力的保证。综合考虑视频编码算法特点和Cache结构特征实现的算法,能够满足系统整体需求和指标要求
5
- IP地址将不同的物理地址统一起来,从而将物理地址隐藏起来,上层软件使用IP地址标识结点。但是,两台计算机只有在知道彼此的物理地址时才能进行通信。 IP数据包常通过Ethernet发送。Ethernet设备并不识别32位IP地址,它们是以48位MAC地址传输Ethernet数据包的。因此,IP驱动器必须把IP目的地址转换成Ethernet网络目的地址。这两种地址之间存在着某种静态的或动态的映射,通常需要查看一张表来进行这种映射。地
asynch_sample
- 一个在was上从“对象高速缓存实例”中读取数据的程序。
高速缓存和连接池对访问数据库性能的影响
- java高速缓存和连接池对访问数据库性能的影响-java cache and connection pool to access the database performance of
乒乓缓存vhdl代码
- 兵乓缓存vhdl代码,用于高速缓存使用
高速缓存和连接池对访问数据库性能的影响
- java高速缓存和连接池对访问数据库性能的影响-java cache and connection pool to access the database performance of
ARP缓存
- 显示ARP缓存信息.A R P高效运行的关键是由于每个主机上都有一个A R P高速缓存。这个高速缓存存放了最 近I n t e r n e t地址到硬件地址之间的映射记录。高速缓存中每一项的生存时间一般为2 0分钟,起 始时间从被创建时开始算起。-show ARP cache information. A R P efficient operation, the key is for each console has a hig
Cache_FIFO
- 模拟内存高速缓存技术C源码,主要是FIFO形式。-simulated high-speed cache memory technology C source code, is the main form of FIFO.
DDR_SDRAM_use_in_embedded
- 很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)SDRAM由于其速度快、容量大,而且价格便宜,因此能够很好地满足上述场合对大量数据缓存的需求。但DDR SDRAM的接口不能直接与现今的微处理器和DSP的存储器接口相连,需要在其间插入控制器实现微处理器或DSP对存储器的控制。-many embedded systems, especial
CompanyPublicOK
- 使用分层设计模式,页面高速缓存,是迄今为止国内最先进的.NET语言企业网站。整套系统的设计构造,完全考虑大中小企业类网站的功能要求,网站的后台功能强大,管理简捷。使用国际编码UTF8,通过后台配置语言,可轻松实现多种国际语言。全站可生成各全静态页,点用系统资源少,访问速度极快,并且不会出错,搜索引擎更容易收录,并且有完整使用文档,不可多得。-Using a layered design mode, the page cache, is