搜索资源列表
Design_and_Test_VerilogHDL
- Design and Test_Verilog HDL——EDA先锋工作室《设计与验证—Verilog HDL》配书源代码,很多使用的实例,并有说明,是学习Verilog 不可多得的好资料。
VerilogHDL
- 《设计与验证Verilog HDL》光盘内容
1
- 本设计采用Cypress公司支持USB2.0协议标准的EZ-USB FX2系列之CY7C68013芯片作为帧同步信号发送器的USB接口芯片,在uVision2开发环境下利用Keil C51完成了满足帧同步信号发送器基本要求的固件设计,具体采用了批量传输方式、大端点三缓冲设置、定时器中断方式的同步脉冲和数据的发送、软FIFO方式数据存放以及I2C总线下的LED显示等技术,最后协助编写USB底层驱动程序实现了固件自动下载。经过测试,所设计的
ipcore
- 如题所示.可复用SPI模块IP核的设计与验证
sent_receive
- 这是一个介绍32位RISC处理器软核的设计与验证
亮剑Net-深入体验与实战精要
- 目录 第一篇 技术基础总结 第1章 .NET,你真的知道了吗 1.1 搞清自己是干什么的 1.2 .NET的几个特性 1.3 万丈高楼平地起:面试者必会 1.3.1 C#介绍 1.3.2 命名空间 1.3.3 C#语法格式要点 1.3.4 变量 1.3.5 类型推断 1.3.6 变量的作用域 1.3.7
数字Costas环的设计与实现
- 针对扩频系统的载波同步, 研究了数字Costas 环的设计和实现方法。介绍了数字Costas 环的结构、实现载波同步的基本方法。以二阶环为例, 分析了数字锁相环的环路滤波器的参数设计方法, 为数字Costas 环的设计提供了参考。提出了在高速信号处理板(以FPGA 和DSP 为基础) 中数字Costas 环的实现方案, 经工程验证, 能够实现载波同步, 解调出所需信号.
三相电压不平衡条件下锁相环的设计与实现
- 为了保证并网逆变器、静止同步补偿器等电力电子装置在三相不平衡、畸变或 电压突降条件下正常工作,要求必须研究使用高性能锁相电路跟踪检测技术,能够快 速、准确地锁定正序基波电压相位。本文针对三相电压不平衡等现象研究了锁相环 的设计及实现,主要包括以下几方面: 首先,介绍了课题研究的背景及意义,并对锁相环的工作原理、种类及其发展状 况作了较为全面的综述,总结了并网变换器对锁相环技术的基本要求。 其次,在分析基于单同步参考坐标系的软
第二代中继卫星捕获跟踪系统的星间链路仿真分析和验证
- 跟踪与数据中继卫星系统 TDRSS(Tracking and Data Relay Satellite System)是为中、低轨道的航天器与航天器之间、航天器与地面站之间提供 数据中继、连续跟踪与轨道测控服务的系统。中继卫星系统的链路分为前向 链路与返回链路。前向链路指地面站经数据中继卫星转发信号,向用户航天 器(包括成像侦察卫星、航天飞机与载人飞船等)发送跟踪、遥测与控制指 令。返回链路指用户航天器经数据中继卫星转发信号,向地面站回
PHP网络验证.rar
- PHP网络验证.rar1、本网络验证系统插件有两种:一种是VB写的ActiveX DLL(COM组件,支持所有能调用COM组件的编程语言写的软件);另一种是专门为易语言定制的易模块; 2、以上两个插件的代码均不开源,从某种角度来讲是提高了集成本验证系统的软件的安全性。 3、客户端与服务端通讯信息均加密并动态处理,每次发送和返回的值都是带有签名(时间+密钥)的动态数据,同时检查域名DNS是否被修改。 4、DLL插件提供动态签名,来效验DL
自测考试
- 本文详细论述了网上考试系统的设计与实现,该系统基本实现了需求分析中的功能要求,其中考生信息主要由数据库直接输入,考生成功登录后进入考生界面,考生界面主要由考试、成绩查询,试时考生输入准考证号码、考生姓名、验证码,核对正确后进入考场,关键实现了考生在选择科目后由系统随机抽题、自动组卷后进入考试页面,考试计时,考试时间到,系统强制考生退出,及考完后对客观题的自动评分、存档。管理员进入管理员界面,管理员界面主要由基本资料管理、题库管理、试卷管
操作系统 进程管理 同步机制 死锁验证
- 操作系统,其中包括操作系统课程设计的四大块的很好的课程设计很值得学习与借鉴-operating system, which includes courses on operating system design of the four pieces of good course design is worth studying and learning from
kechengsheji-tushuguanlixitong
- 数据库课程设计 基于C/S模式的图书管理系统的设计 本文介绍了一个基于Client/Server模式的高校图书管理系统的设计与实现。运用Visual Basic.Net结合Microsoft SQL Server 2000开发的登录模块主要用于验证用户身份,进行有效的操作。从主界面模块在验证后进入每个子模块进行各个子系统的具体功能操作。在整个系统设计中充分利用了模块化的设计思想和开发方法。-database design cou
Design_and_Test_VerilogHDL
- Design and Test_Verilog HDL——EDA先锋工作室《设计与验证—Verilog HDL》配书源代码,很多使用的实例,并有说明,是学习Verilog 不可多得的好资料。-Design and Test_Verilog HDL- EDA pioneer studio design and verification-Verilog HDL book with source code, many examples a
2004102909532530028
- 本课程设计介绍了一个基于Client/Server模式的学生信息管理系统的设计与实现。运用Visual Basic.Net结合Microsoft SQL Server 2000开发的登录模块主要用于验证用户身份,以及根据用户类型授予相应权限进行有效的操作。从主界面模块在验证后进入每个子模块进行各个子系统的具体功能操作。在整个系统设计中充分利用了模块化的设计思想和开发方法。-This course introduces a design
verilog数字系统设计-rtl综合、测试平台与验证源代码
- verilog 程序,verilog数字系统设计-rtl综合、测试平台与验证源代码
数字集成电路物理设计.zip
- 数字集成电路物理设计,数字后端。 包括集成电路物理设计方法,物理设计建库与验证,布局布线等(Digital integrated circuit physical design, post design.)
基于FPGA的PCIe总线DMA控制器的设计与验证
- 基于FPGA的PCIe总线DMA控制器的设计与验证(Design and verification of PCIe bus DMA controller based on FPGA)
QAM调制系统的FPGA设计与仿真
- QAM调制系统的FPGA设计与仿真 提出了基于FPGA的QAM调制系统的设计方案。设计了调制系统的各个子模块并进行了分析,利用QuartusII软件进行了仿真实 现并与理论值进行了比较,验证了系统的可行性。(FPGA design and Simulation of QAM modulation system)
FPGA系统设计与验证实战指南_V1.2
- FPGA系统设计与验证实战,内含各种常见的FPGA程序设计,AD,RS485,以太网等。(130 sets of resume template FPGA system design and verification, including a variety of common FPGA programming, ad, RS485, Ethernet, etc.)