搜索资源列表
digital-watch-report
- 数字电子钟的设计报告!对“模拟电子技术”,“数字电子技术”课程的理论知识进行总结-digital electronic clock design reports! "Analog Electronic Technology," "Digital Electronic Technology" of theoretical knowledge summary
maxplus2shizishizhong
- 数字电子钟的设计 (二十四小时六十分钟六十秒)-digital electronic clock design (24 hours 60 minutes 60 seconds)
ff
- 数字电子钟的设计,几种方案进行对比,选择比较优秀的方案
030501708
- 用VHDL来模拟实现钟最终实现数字电子钟的设计,其中要用7段数码管
单片机电子时钟的设计
- 数字电子钟具有走时准确,一钟多用等特点,在生活中已经得到广泛的应用。虽然现在市场上已有现成的电子钟集成电路芯片,价格便宜、使用也方便,但是人们对电子产品的应用要求越来越高,数字钟不但可以显示当前的时间,而且可以显示期、农历 、以及星期等,给人们的生活带来了方便。另外数字钟还具备秒表和闹钟的功能,且闹钟铃声可自选,使一款电子钟具备了多媒体的色彩。单片机具有体积小、功能强可靠性高、价格低廉等一系列优点,不仅已成为工业测控领域普遍采用的智能化
数字电子设计
- 数字电子课程设计,利用VC做的电子钟表设计,含有设计图-digital electronic design, design the digital clock/watch with VC, including the design diagrams
digital-watch-report
- 数字电子钟的设计报告!对“模拟电子技术”,“数字电子技术”课程的理论知识进行总结-digital electronic clock design reports! "Analog Electronic Technology," "Digital Electronic Technology" of theoretical knowledge summary
maxplus2shizishizhong
- 数字电子钟的设计 (二十四小时六十分钟六十秒)-digital electronic clock design (24 hours 60 minutes 60 seconds)
vhdl
- VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language的缩写, 意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日
ff
- 数字电子钟的设计,几种方案进行对比,选择比较优秀的方案-The design of digital electronic clock, comparing several options, select the program is relatively excellent
030501708
- 用VHDL来模拟实现钟最终实现数字电子钟的设计,其中要用7段数码管-Use VHDL to simulate the final bell realize realize the design of digital electronic clock, which use 7 digital tube
av
- 多功能数字钟的设计。要求:使用单片机实现智能数字钟,应该具有以下功能: 1,能动态显示年月日、时分秒(用LCD液晶显示),误差小于±10%; 2,具有闹钟功能; 3,重要事件提醒功能; 4,液晶显示具有反显选择功能。 摘 要 多功能数字钟在电子产品的研发和制造中占有很重要的位置,其主要功能在于能动态显示时间,并且具有闹钟和重要事件提醒等多种功能,用途广泛,意义深远。本次课程设计规定使用单片机制作一个简易的多
clock
- 资料中包括了利用凌阳61板和液晶块搭建一个多功能数字电子钟的源码和完整的电路原理图,理论上只要按照指示做,把程序烧进去,就能马上运行。是我一个完整的毕业设计。-Information, including the use of Sunplus 61 boards and blocks to build a multi-function LCD digital clock source and a complete circuit sch
vhdl-digital-clock-design
- 设计一个具有特定功能的数字电子钟。准确计时,以数字形式显示h、min、s 的时间。小时的计时要求为二十四进位,分和秒的计时要求为六十进位。 该电子钟上电或按键复位后能自动显示系统提示00-00-00,进入时钟准备状态;第一次按电子钟功能键,电子钟从0时0分0秒开始运行,进入时钟运行状态;再次按电子钟功能键,则电子钟进入时钟调整状态,此时可利用各调整键调整时间,调整结束后可按功能键再次进入时钟运行状态。 -Designed wit
VHDLDATACLOCK
- 本课程设计完成了数字电子钟的设计,数字电子钟是一种用数字显示秒、分、时的计时装置,由于数字集成电路技术的发展和采用了先进的石英技术,它使数字钟具有走时准确、性能稳定、携带方便等优点。数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活带来极大的方便。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路的能力。-VHDL dataclock
clock
- 数字电子钟的详细设计和汇编代码实现,相信会给大家帮助-Digital electronic clock assembly code detailed design and implementation, I believe that everyone will assist
dianzizhong
- 此设计报告是单片机课程设计报告,是我的课程设计 内容丰富,是数字电子钟的,用单片机实现 汇编语言编程-This design report is the SCM curriculum design report, which is rich in content of my course design, digital electronic clock, with MCU assembly language programming
PLCclock
- PLC电子钟的毕业设计,毕业设计,电子毕业设计QQ群 48415131 诚邀100名 高手加盟 -Graduation design, electronic design graduate QQ group 48415131 100 masters are invited to join
digital-clock
- 数字钟是计时仪器,它的功能大家都很熟悉。本实验对设计的电子钟要求为: 1.能够对s(秒)、min(分)和h(小时)进行计时,每日按24h计时制; 2.min和h位能够调整; 3.设计要求使用自顶向下的设计方法。 数字钟的功能实际上是对s信号计数。实验板上可提供2Hz的时钟,二分频后可产生s时钟。数字钟结构上可分为两个部分c计数器和显示器。计数器又可分为s计数器、min计数器和h计数器。s计数器和min计数器由6进制和10
基于labview数字电子钟的设计与实现程序
- 基于labview数字电子钟的设计与实现程序(the digital electronic clock for labview)