搜索资源列表

  1. 数字锁相环设计源程序

    2下载:
  2. PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, i
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:121399
    • 提供者:杰轩
  1. 杜洋 IR_NEAR 红外 自动 感应 系统 锁存 式 输出

    19下载:
  2. - 极简电路设计高稳定性感应处理 - 无锁存和锁存双输出多种应用扩展 强光直射和家用电器的红外遥控器的环境中会有干扰,使开关自动跳变,稳定性差。于是这次我重点改进了源程序,加入了强光下、红外遥控器环境下的防干扰算法,让这个红外感应开关非常稳定,不再受任何干扰了。 另外对程序的改进,让这次的制作省去了一条导线,制作更简单,只需要单片机、红外传感器、LED指示灯、电池和面包板。HEX文件已经更新发布(IR_NEAR_V2),敬请下
  3. 所属分类:嵌入式/单片机编程

  1. 改善动态相位跟踪和不平衡电压检测性能的改进软锁相环算法

    0下载:
  2. 相位检测是控制系统的基础,软锁相环检测适用于电 压畸变场合,便于数字化实现。分析了软锁相环应用于静止 同步补偿器时面临的若干问题,并提出了2 方面的改进方 案:一是针对超前/滞后环节参数选取困难的问题,将其滤 波功能转移到前置延时信号消除环节中;二是q 轴电压经 PI 调节的输出直接作为相位的误差信号,减少了前向积分 环节。通过仿真实验证明改进后的软锁相环在动态相位跟踪 及不平衡电压检测等方面的性能有显著改善。
  3. 所属分类:文档资料

    • 发布日期:2010-09-17
    • 文件大小:897815
    • 提供者:yangyansky
  1. VC++挂机锁屏系统源程序

    0下载:
  2. 编程源码 - C/C++ 应用平台:windows
  3. 所属分类:C#编程

    • 发布日期:2010-12-26
    • 文件大小:1811204
    • 提供者:huyanqiud88
  1. 锁相环PLL原理与应用

    0下载:
  2. 锁相环PLL原理与应用
  3. 所属分类:电子书籍

    • 发布日期:2011-06-28
    • 文件大小:93856
    • 提供者:lislea
  1. 数字锁相环设计源程序

    0下载:
  2. PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, i
  3. 所属分类:VHDL编程

    • 发布日期:2024-10-11
    • 文件大小:120832
    • 提供者:杰轩
  1. BA

    0下载:
  2. 操作系统中广泛应用的用于避免死锁的银行家算法的程序实现-operating system widely used for deadlock avoidance algorithm bankers Program
  3. 所属分类:操作系统开发

    • 发布日期:2024-10-11
    • 文件大小:33792
    • 提供者:张焕人
  1. eatting

    0下载:
  2. 哲学家进餐问题是荷兰学者Dijkstra 提出的经典问题之一,它是一个信号量机制问题的应用,在操作系统文化史上具有非常重要的地位。对该问题的剖析有助于学生深刻地理解计算机系统中的资源共享、进程同步、死锁等问题,并能熟练地应用信号量来解决生活中的控制流程,即将生活中的控制流程用形式化的方式表达出来。 假设有5个哲学家,他们花费一生中的时光思考和吃饭。这些哲学家共用一个圆桌,每个哲学家都有一把椅子。在桌子中央是一碗通心面,在桌子上放着
  3. 所属分类:软件工程

    • 发布日期:2024-10-11
    • 文件大小:84992
    • 提供者:nicmaters
  1. MC145159PLL

    0下载:
  2. 基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7.-MC145159 PLL frequency synthesizer design and realization of PLL f
  3. 所属分类:软件工程

    • 发布日期:2024-10-11
    • 文件大小:192512
    • 提供者:liming
  1. rwlock

    0下载:
  2. 实现了面向多线程应用程序的读写锁,支持并发读,互斥写-Realize a multi-threaded applications for the read and write lock to support the concurrent read, exclusive write
  3. 所属分类:并行运算

    • 发布日期:2024-10-11
    • 文件大小:1024
    • 提供者:wangwei
  1. 200710073

    0下载:
  2. 锁相环的基本组成 锁相环的工作原理 锁相环的应用-Phase-locked loop composed of the basic working principle of phase-locked loop PLL Application
  3. 所属分类:其他小程序

    • 发布日期:2024-10-11
    • 文件大小:58368
    • 提供者:liushaoping
  1. phase_detector_top_v1.1

    0下载:
  2. 使用virlog语言编写的一个 锁相环的程序。可直接在cpld中应用。-Virlog languages use a phase-locked loop procedure. Can be directly applied in the CPLD.
  3. 所属分类:VHDL编程

    • 发布日期:2024-10-11
    • 文件大小:230400
    • 提供者:占敖
  1. AVR9OS8535

    0下载:
  2. :介绍了一种新型电子安全密码锁的应用背景、基本功能和要求,根据一种新型的编码状态机耦合工作原理,建 立了电子锁的结构模型,给出了系统设计方案、硬件设计及单片机程序流程。-: A new electronic security locks the application of the background, the basic functions and requirements, according to a new type of
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-10-11
    • 文件大小:135168
    • 提供者:罗志坚
  1. NewHigh-securityElectronicPasswordLockDesign

    0下载:
  2. 随着电子产品向智能化和微型化的不断发展,单片机已成为电子产品研制和开发中首选的控制器.为了更好地推广单片机在家电领域中的应用,介绍了一种应用AT89C2051单片机设计的电子密码锁.经实验验证该密码锁具有安全、实用、成本低等特点,符合住宅用锁的要求,可作为产品进行开发. 详细剖析以单片机为核心构造的一种按键式电子锁,包括其硬件结构和软件设计,同时讨论其功能扩展问题. -With intelligent electronics
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-10-11
    • 文件大小:35840
    • 提供者:nasa008
  1. DIGTAL_FIR

    0下载:
  2. 环路滤波器的设计,基于FPGA的锁相环应用。-Loop filter design, FPGA-based PLL applications.
  3. 所属分类:VHDL编程

    • 发布日期:2024-10-11
    • 文件大小:774144
    • 提供者:梁*
  1. ACarrierTrackingAlgorithmBasedOnFPLL

    0下载:
  2. 介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化,基于软件的数控振荡器(NCO)模块可以达到极高的频率跟踪精度。由于有锁频环的频率牵引,锁相环路滤波器可以设计得很窄,具有很好的抑噪性能,满足精确跟踪载波相位的要求。因此,该基于FPLL的载波跟踪算法可以适应信号存在较大的动态范围和噪声干扰的应用环境;同时,其鉴频鉴相算法表达式简单,易于用可编程数字器件实现。-Introduce an appr
  3. 所属分类:软件工程

    • 发布日期:2024-10-11
    • 文件大小:162816
    • 提供者:何宁
  1. DEMO1_KEY_LED

    0下载:
  2. KX_DVP3F型FPGA应用板/开发板(全套)包括:  CycloneII系列FPGA EP2C8Q208C8 40万们,含20M-270MHz锁相环2个。  RS232串行接口;VGA视频口  高速SRAM 512KB。可用于语音处理,NiosII运行等。  配置Flash EPCS2, 10万次烧写周期 。 ᠏
  3. 所属分类:VHDL编程

    • 发布日期:2024-10-11
    • 文件大小:360448
    • 提供者:ldg
  1. android应用程序锁APP源码

    0下载:
  2. android应用程序锁APP源码,含已经编译好的APK文件(Android application lock APP source code)
  3. 所属分类:android开发

    • 发布日期:2024-10-11
    • 文件大小:16107520
    • 提供者:传奇大师
  1. AppLockerTest

    0下载:
  2. 1、应用锁,为用户加密应用,保证用户信息安全(Use locks to encrypt applications for users and ensure user information security)
  3. 所属分类:其他小程序

    • 发布日期:2024-10-11
    • 文件大小:4134912
    • 提供者:allenqi
  1. BF5821AMXX-应用规格书V5.0_20181224

    0下载:
  2. 比亚迪BF5812芯片规格书,适合电子自能锁的各种方案。(BYD BF5812 Chip Specification,Suitable for various schemes of electronic self-locking.)
  3. 所属分类:硬件设计

    • 发布日期:2024-10-11
    • 文件大小:557056
    • 提供者:一就一个
« 12 3 4 5 6 7 8 9 10 ... 15 »

源码中国 www.ymcn.org