搜索资源列表

  1. SC-DSC

    0下载:
  2. 数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序 列(伪随机序列)理论之上的。解扰是加扰的逆过程,恢复原始的数字信号。 如果数字信号具有周期性,则信号频谱为离散的谱线,由于电路的非线 性,在多路通信系统中,这些谱线对相邻信道的信号造成串扰。而短周期信号 经过扰码器后,周期序列变长,谱
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:110.96kb
    • 提供者:葛岭泉
  1. SC-DSC

    0下载:
  2. 数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序 列(伪随机序列)理论之上的。解扰是加扰的逆过程,恢复原始的数字信号。 如果数字信号具有周期性,则信号频谱为离散的谱线,由于电路的非线 性,在多路通信系统中,这些谱线对相邻信道的信号造成串扰。而短周期信号 经过扰码器后,周期序列变长,谱
  3. 所属分类:其他小程序

    • 发布日期:2025-01-10
    • 文件大小:111kb
    • 提供者:葛岭泉
  1. scramble

    0下载:
  2. 基于VHDL实现加扰器解扰器的设计,与仿真。-VHDL-based scrambler descrambler design and simulation.
  3. 所属分类:VHDL编程

    • 发布日期:2025-01-10
    • 文件大小:1.8mb
    • 提供者:杨超
  1. 加扰器解扰器设计

    0下载:
  2. 加扰器解扰器设计,组合逻辑电路可以选用下述不同的逻辑类型来实现:互补CMOS结构、有比电路、差 分共源-共栅电压开关逻辑(DCVSL),传输门逻辑、互补传输晶体管逻辑(CPL)或动态电 路结构,也可以是以上不同类型结构的混合。(Scrambler/ descrambler design)
  3. 所属分类:其他小程序

源码中国 www.ymcn.org