搜索资源列表
用FPGA实现DDS信号发生及用MODELSIM仿真
- 该工程是用verilog编写,FPGA内部产生ROM及ADD加法器。ROM中存正弦波信号。文件夹中还包含modelsim仿真。
音频信号发生器
- 音频信号发生器 - Tonic train signalling generator tonic train signalling generator
数字钟的设计
- 数字式计时器一般都由震荡器,分频器,译码器及显示几部分组成。其中震荡器和分频器组成标准秒信号发生器,接成各种不同进制的计数器组成计时系统,译码器,显示器组成显示系统,另外一些组合电路组成校时调节系统。-digital timer usually are oscillator, dividers, decoder and display several parts. Which oscillator and divider standar
低频数字式相位测量仪
- 低频数字式相位测量仪; 此系统由相位测量仪、数字式移相信号发生器和移相网络三部分组成。为使系统更加稳定,使系统整体精度得以保障,本电路两块T89C52为核心控制器件分别控制相位测量、数字式移相信号发生,在数字式移相信号发生部分采用了锁相技术、CPLD等技术, 使输出波形精度大大提高,并可对频率自动校验,提高频率稳定性。-low-frequency digital phase-measuring instrument; This sy
DDS数字信号发生器
- DDS数字信号发生器,采用AD9835DDS 专用芯片 输出范围1K--10MHZ 采用X25045作看门狗及数据存储器,用于设置各项参数的存储 内含电路图, 源程序 及一些相关资料-DDS digital signal generator, using AD9835DDS ASIC output range 1K-- Knoxville watchdog for the use of X25045 and data memory, u
函数信号发生器
- 系统能够产生正弦波、方波、三角波。同时还可以作为频率计测频率。函数信号的产生由MAX038和外围电路完成,能产生1Hz—20MHz的波形。-system can produce sine, square, triangle wave. Also as frequency measurement frequency. Signals generated by the MAX038 completed and the external ci
FSK_GEN
- FSK信号发生器,用于软件测试.采样率、波特率,幅度,f1,f2可调,不含wave头,样点类型I16,保存为文件-FSK signal generator for software testing. Sampling rate, baud rate, magnitude, f1, f2 adjustable, excluding the first wave, point-like type infarction, preservati
produce
- vhdl的一个串行序列信号发生器的设计与实现-vhdl sequence of a Serial Signal Generator Design and Implementation
cpldfsk1
- 基于CPLD的多功能信号发生器设计.PDF-CPLD-based signal generator multifunctional design. PDF
9.6_PULSE_Level
- 基于Verilog-HDL的硬件电路的实现 9.6 脉冲高电平和低电平持续时间的测量与显示 9.6.1 脉冲高电平和低电平持续时间测量的工作原理 9.6.2 高低电平持续时间测量模块的设计与实现 9.6.3 改进型高低电平持续时间测量模块的设计与实现 9.6.4 begin声明语句的使用方法 9.6.5 initial语句和always语句的使用方法 9.6.6 时标信号
CP0203
- UWB-OFDM信号发生,包括正交相移键控调制,仿真整条发射链路-UWB-OFDM signal, including quadrature phase-shift keying modulation, simulation of the entire launch Chains
DDS9850
- dds9850信号发生程序 函数信号发生器c51程序-procedures dds9850 signal function signal generator C51 program
LABVIEW_soundcard
- LABVIEW编写的基于声卡的信号发生与频谱分析。-LABVIEW prepared based on the sound card
Sin_wave
- sin波形信号发生起的程序 VHDL语言描述 QUartus-sin waveform signal from the procedure described in VHDL language Quartus
serial
- 串行口数据传输实验,vhdl源代码,完成信号发生,串并转换,检测电路-Serial port data transmission experiment, vhdl source code, complete the signal occurred, SERDES, detection circuit
sinwave
- 正弦波信号发生的源码,有详细文档说明在quartus上创建工程到仿真、下载的步步操作-Sine wave signal source, has detailed documents created in the Quartus simulation works, download the step-by-step operation
microcontroller
- 本系统以51单片机为控制核心,由正弦信号发生模块、功率放大模块、调幅(AM)、调频(FM)模块、数字键控(ASK,PSK)模块以及测试信号发生模块组成。采用数控的方法控制DDS芯片AD9850产生0Hz-30MHz正弦信号,经滤波、放大和功放模块放大至6v并具有一定的驱动能力。测试信号发生模块产生的1kHz正弦信号经过调幅(AM)模块、调频(FM)模块,对高频载波进行调幅或调频。二进制基带序列信号送入数字键控模块,产生二进制PSK或AS
AD9850_51_Source1
- 本文提出的采用DDS作为信号发生核心器件的全数控函数信号发生器设计方案,根据输出信号波形类型可设置、输出信号幅度和频率可数控、输出频率宽等要求,选用了美国A/D公司的AD9850芯片,并通过单片机程序控制和处理AD9850的32位频率控制字,再经放大后加至以数字电位器为核心的数字衰减网络,从而实现了信号幅度、频率、类型以及输出等选项的全数字控制-In this paper, the use of DDS as a signal of t
dds
- dds信号发生系统 有电路图和程序 希望对大家有帮助-dds signal circuit system and procedures, we hope to help
跳频与扫频信号发生
- 用chirp函数实现了多个跳频信号在时间轴上依次出现,作为跳频发生信号的模型,可用于进一步的信号处理。(With the chirp function to achieve a number of frequency hopping signal in the time axis in turn appear as a frequency hopping signal generation model can be used for f