搜索资源列表
74hc595串行输入,串、并行输出芯片及其应用程序
- 74hc595 串行输入,串、并行输出芯片 及其应用程序-74hc595 serial input, series and parallel output chips and application procedures
led_sDISP
- AVR单片机实现七段数码管串行输入并行输出显示,很实用的-paragraph 107 serial digital control input parallel output, very practical
74hc595串行输入,串、并行输出芯片及其应用程序
- 74hc595 串行输入,串、并行输出芯片 及其应用程序-74hc595 serial input, series and parallel output chips and application procedures
led_sDISP
- AVR单片机实现七段数码管串行输入并行输出显示,很实用的-paragraph 107 serial digital control input parallel output, very practical
chuanbingvhdl
- 由于计算机中大部分器件使用的是串行,本程序实现了数字电路中常用的串行输入并行输出的功能。-Because most of the computer using a serial device, the program realization of digital circuits used in serial input parallel output function.
595
- 该代码可以实现串行输入并行输出,可以解决在单片机开发过程中I/O口不足的问题-This code is very usefull for mcu.
74HC595
- 74HC595具有一个8位串行输入并行输出的移位寄存器和一个8位输出-74HC595 with an 8-bit serial input parallel output shift register and an 8-bit output
shiftregister_32
- 长度为8的32bit串入并出移位寄存器,它的功能就是对32bit的并行信号作串行输入,并行输出处理-Length of 8 for 32bit serial in parallel out shift register
shifter
- 移位寄存器,可以串行输入,并行输入,串行输出-Shifter register which can
hh
- 串行输入并行输出 用vhdl语言描述的 有源代码主打色-Serial input parallel output using vhdl language to describe the main color of the source code
EDA
- 用EDA实现串行输入并行输出的移位寄存器,附带仿真-Serial Input with EDA parallel output shift register, with simulation
dds
- 块DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据dds频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。 -In the pr
ser2par
- 16位串行输入,并行输出,运用verilog语言编写,已通过测试-16-bit serial input, parallel output, using verilog language, has been tested
AD7543
- AD7543的逻辑电路由12位串行输入并行输出移位寄存器(A)和12位DAC输入寄存器(B)以及12位DAC单元组成。在选通输入信号的前沿或后沿(由用户选择)定时地把RSI引脚上的串行数据装入寄存器A,一旦寄存器A装满,在加载脉冲的控制下,寄存器A的数据便装入寄存器B。并进行D/A转换。-将中文译成英语显示罗马拼音 AD7543 12-bit logic circuit from the serial input parall
sipo_reg5
- VHDL语言描述具有同步清零的5位串行输入并行输出移位寄存器代码-VHDL language to describe the clearing of 5 with synchronous serial input parallel output shift register code
74ls164dirver
- 74ls164的应用,串行输入并行输出芯片-74ls164 applications, the chip serial input parallel output
74LS164
- stc串口通过74LS164扩展成串行输入并行输出的IO驱4线制动步进电机-STC serial port by74LS164expanded into the serial input parallel output IO drive 4stepper motor braking
SHIFT8
- 基于FPGA的串行输入并行输出寄存器的设计,QuartusII编译通过,采用VHDL语言编写。-Based on FPGA serial input parallel output the design of the register, QuartusII compile, USES the VHDL language.
SinPout
- FPGA设计中涉及到的速度与面积互换技巧,本工程的代码用Verilog编写,实现功能串行输入并行输出-It comes to speed and area interchangeable FPGA design skills, the project code written in Verilog function serial input parallel output
595
- 基于51控制595的串行输入 并行输出-Based on 51 control 595 serial input parallel output