资源列表
[VHDL编程] firfilter_da
说明:分布式算法在实现乘加功能时,是通过将各输入数据的每一对应位产生的部分积预先进行相加形成相应的部分积,然后再对各个部分积累加形成最终结果的,而传统算法是等到所有乘积已经产生之后再来相加完成乘加运算的。与传统串行算法相比,分布式算法可极大地减少硬件电路的规模,提高电路的执行速度。 实现一个FIR滤波器,基于分布式算法 输入数据宽度:8位 输出数据宽度:16位 阶数:16阶 滤波器经转换后(右移16位)的特征参数为:<Eric> 在 2024-11-20 上传 | 大小:1.95mb | 下载:0
[VHDL编程] FPGA.doc20070814
说明:eda的使用,让人知道该如何使用eda,学会使用eda-eda useing,learn<熙曦> 在 2024-11-20 上传 | 大小:1.95mb | 下载:0
[VHDL编程] touchscreen
说明:touch screen types and principles<shannu> 在 2024-11-20 上传 | 大小:1.95mb | 下载:0
[VHDL编程] traditional_fft
说明:2048点fft的VHDL实现 可综合-2048 FFT implementation synthesis<仇路> 在 2024-11-20 上传 | 大小:1.95mb | 下载:0
[VHDL编程] FPGA_SOPC_starter
说明:学习CPLD/FPGA/SOPC很好的电子书.讲得很好.对初学者有很好的帮助.-Learning CPLD/FPGA good books. Put it very well. Have a good help for beginners.<kevin> 在 2024-11-20 上传 | 大小:1.95mb | 下载:0
[VHDL编程] RGMII_TRANSMITTER
说明:This module converts 8 bit SDR flow to 4 bit DDR RGMII flow, proved on Altera Cyclone 3 devices.<serg_86 > 在 2024-11-20 上传 | 大小:1.95mb | 下载:0
[VHDL编程] SOPC开发快速入门教程中文版
说明:本文为基于QuartusII和NiosII IDE的FPGA/SOPC开发资料,目的是为了尽快掌握FPGA/SOPC的开发流程,投入实践当中。(This paper develops data for FPGA/SOPC based on QuartusII and NiosII IDE. The purpose is to master the development process of FPGA/SOPC as soon as p<Querer> 在 2024-11-20 上传 | 大小:1.95mb | 下载:0