资源列表

« 1 2 ... .68 .69 .70 .71 .72 173.74 .75 .76 .77 .78 ... 4311 »

[VHDL编程ccd-in-verilog

说明:ALTERA关于CCD的一些verilog程序,都通过运行无误的。-ALTERA on a number of Verilog CCD procedures, both by running unmistakable.
<邹振兴> 在 2024-11-16 上传 | 大小:14kb | 下载:0

[VHDL编程sinewave

说明:6通道正弦波发生器,产生频率,相位,幅值都可调的正弦波形-6-channel sine wave generator, resulting in frequency, phase, amplitude of the sinusoidal waveform are adjustable
<桑武斌> 在 2024-11-16 上传 | 大小:1kb | 下载:0

[VHDL编程PWM

说明:done pwm control using vhdl ,you can look at it.
<fff> 在 2024-11-16 上传 | 大小:2kb | 下载:0

[VHDL编程Quad_ip

说明:this come from alter ,you can look and find it on line.
<fff> 在 2024-11-16 上传 | 大小:3kb | 下载:0

[VHDL编程USB_2-0_Host_IP_Core

说明:this come from alter ,you can look and find it on line about USB
<fff> 在 2024-11-16 上传 | 大小:87kb | 下载:0

[VHDL编程JPEGcodec

说明:this come from alter ,you can look and find it on line about jtag.
<fff> 在 2024-11-16 上传 | 大小:1.3mb | 下载:0

[VHDL编程H263

说明:this come from alter ,you can look and find it on line about h263.
<fff> 在 2024-11-16 上传 | 大小:3.51mb | 下载:0

[VHDL编程DDS234

说明:文中给出了用VHDL实现三角波正弦波方波的代码, 可以在maxPLUX2上运行,-In this paper, using the VHDL-wave sine wave square wave triangle realize the code, you can run maxPLUX2,
<qibinchuan> 在 2024-11-16 上传 | 大小:2kb | 下载:0

[VHDL编程shijizhi

说明:十进制加法计数器.VHDL程序,可在Quratus 2中运行-Decimal adder counter. VHDL program can be run Quratus 2
<晨曦> 在 2024-11-16 上传 | 大小:163kb | 下载:0

[VHDL编程dds

说明:用FPGA实现DDS,可变频,幅值由硬件完成-Using FPGA realize DDS, can be frequency, amplitude from hardware to complete
<liuyu> 在 2024-11-16 上传 | 大小:659kb | 下载:0

[VHDL编程VHDL_to_UART

说明:用VHDL编写的串口通讯程序,包括几个不同的程序例子,也可以用verilog进行改写。
<汪毅> 在 2024-11-16 上传 | 大小:3kb | 下载:0

[VHDL编程38decoder

说明:使用Verilog硬件描述语言编程的38译码器,包含测试描述-Using Verilog hardware descr iption language programming decoder 38 contains the test descr iption
<sss> 在 2024-11-16 上传 | 大小:68kb | 下载:0
« 1 2 ... .68 .69 .70 .71 .72 173.74 .75 .76 .77 .78 ... 4311 »

源码中国 www.ymcn.org