资源列表

« 1 2 ... .20 .21 .22 .23 .24 4125.26 .27 .28 .29 .30 ... 4311 »

[VHDL编程DE2_WEB_QII_60

说明:ALTERA官方板子DE2官方代码,芯片是EP2C35F672C6N(ALTERA official board DE2 official code, the chip is EP2C35F672C6N)
<蜂蜜柚子 > 在 2024-11-13 上传 | 大小:2.44mb | 下载:0

[VHDL编程DE2_WEB_QII_51

说明:ALTERA官方板子DE2官方代码,芯片是EP2C35F672C6N,官方历程(ALTERA official board DE2 official code, the chip is EP2C35F672C6N)
<蜂蜜柚子 > 在 2024-11-13 上传 | 大小:1.45mb | 下载:0

[VHDL编程DE2

说明:ALTERA官方板子DE2官方代码,芯片是EP2C35F672C6N,官方经典历程,(ALTERA official board DE2 official code, the chip is EP2C35F672C6N)
<蜂蜜柚子 > 在 2024-11-13 上传 | 大小:154kb | 下载:0

[VHDL编程DDS

说明:用verilog语言,在fpga上实现dds信号发生器,并在vga上显示出来(Verilog realizes DDS Signal Generator)
<灵风轩允 > 在 2024-11-13 上传 | 大小:37.48mb | 下载:0

[VHDL编程hwcat

说明:Simulation of the effect is very good, Since writing the curvature calculation function, Matlab for beginner students will help.
<senkunmaohui > 在 2024-11-13 上传 | 大小:10kb | 下载:0

[VHDL编程bch_verilog-master

说明:BCH code Open Source
<sunili > 在 2024-11-13 上传 | 大小:62kb | 下载:0

[VHDL编程eetop.cn_AMBAAHBimportant

说明:ARM研发的AMBA(Advanced Microcontroller Bus Architecture)提供一 种特殊的机制,可将RISC处理器集成在其它IP芯核和外设中(Advanced Microcontroller Bus Architecture)
<见到过的都是 > 在 2024-11-13 上传 | 大小:516kb | 下载:0

[VHDL编程FIFO

说明:fifo的使用,在Altera的开发工具(fifo use in Altera's development tools)
<红色叶子 > 在 2024-11-13 上传 | 大小:21kb | 下载:0

[VHDL编程[Source code] 32bit_ALU_code_verilog

说明:32bit ALU project source code
<10bul > 在 2024-11-13 上传 | 大小:315kb | 下载:0

[VHDL编程IIC

说明:编写FPGA 的模拟I2C通信,用的是altera验证(The preparation of FPGA analog I2C communication, using Altera authentication)
<哈哈! > 在 2024-11-13 上传 | 大小:1.1mb | 下载:0

[VHDL编程7OFoAtBQqia.js

说明:1234231237456426786167567667676676
<Rahit > 在 2024-11-13 上传 | 大小:20kb | 下载:0

[VHDL编程8Vx2Y0RDc4Q.js

说明:ased1325 12412412312 31232131
<Rahit > 在 2024-11-13 上传 | 大小:44kb | 下载:0
« 1 2 ... .20 .21 .22 .23 .24 4125.26 .27 .28 .29 .30 ... 4311 »

源码中国 www.ymcn.org