资源列表

« 1 2 ... .43 .44 .45 .46 .47 25848.49 .50 .51 .52 .53 ... 33935 »

[单片机(51,AVR,MSP430等)AVR

说明:本程序包包含了基于ATmega16单片机从IO口操作到串口,模拟比较器,AD转换,PWM输出,TWI总线操作,SPI总线操作等完整程序。-This package contains ATmega16-based single-chip operation from the IO port to the serial port, analog comparator, AD converter, PWM output, TWI bus op
<dangml> 在 2025-01-20 上传 | 大小:6kb | 下载:0

[单片机(51,AVR,MSP430等)nRF905

说明:本包含有nRF905发送,接收程序的全部源码,基于杭州菲迪公司开发的无线模块。-This includes nRF905 send, receive, process all the source code, Rafeedie Hangzhou-based company has developed a wireless module.
<dangml> 在 2025-01-20 上传 | 大小:42kb | 下载:0

[VHDL编程clk

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的数字钟工程项目,有50MHz分频、计数、译码等模块。-Quartus II project files, is a typical FPGA-based digital clock project, there are sub-50MHz frequency, counting, decoding modules.
<kg21kg> 在 2025-01-20 上传 | 大小:500kb | 下载:0

[uCOS开发uC_OSII

说明:uCOS-II源代码,此代码已经成功移植到44B0 CPU,我已经应用在实际项目,代码实现了中断嵌套,对于小型系统中需要跑操作系统,此代码是个不错的选择。-uCOS-II source code, the code has been successfully transplanted to 44B0 CPU, I have used in the actual project, the code to achieve the disru
<Davinci> 在 2025-01-20 上传 | 大小:60kb | 下载:0

[VHDL编程CLK_V

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的数字钟工程项目,有50MHz分频、计数、译码等模块。采用Verilog语言编写。-Quartus II project files, is a typical FPGA-based digital clock project, there are sub-50MHz frequency, counting, decoding modules. The use of Verilo
<kg21kg> 在 2025-01-20 上传 | 大小:584kb | 下载:0

[VHDL编程clk_vhdl

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的数字钟工程项目,有50MHz分频、计数、译码等模块。采用VHDL语言编写。-Quartus II project files, is a typical FPGA-based digital clock project, there are sub-50MHz frequency, counting, decoding modules. Using VHDL language.
<kg21kg> 在 2025-01-20 上传 | 大小:637kb | 下载:0

[单片机(51,AVR,MSP430等)Spider

说明:俄罗斯方块游戏 很经典的一种~!值得学习~!思路明白清晰~!-Tetris game is a classic ~! Worth learning ~! Ideas clearly understand ~!
<毛一非> 在 2025-01-20 上传 | 大小:7kb | 下载:0

[VHDL编程stopwatch

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的秒表工程项目,有50MHz分频、计数、译码等模块。采用VHDL语言编写。-Quartus II project files, is a typical FPGA-based project of the stopwatch, a 50MHz frequency, counting, decoding modules. Using VHDL language.
<kg21kg> 在 2025-01-20 上传 | 大小:454kb | 下载:0

[VHDL编程JIJIAQI

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的计价器工程项目,有有限状态机、50MHz分频、计数、译码、动态扫描等模块。-Quartus II project files, is a typical FPGA-based project of the meter, there are finite state machine, 50MHz frequency, counting, decoding, dynamic sca
<kg21kg> 在 2025-01-20 上传 | 大小:777kb | 下载:0

[VHDL编程qiangdaqi

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的抢答器工程项目,有计数、BCD译码、动态扫描等模块。-Quartus II project files, is a typical browser-based FPGA Answer Project, a count, BCD decoding, dynamic scanning module.
<kg21kg> 在 2025-01-20 上传 | 大小:484kb | 下载:1

[单片机(51,AVR,MSP430等)timeprogram

说明:利用c编写的一个简单单片机时钟,用于51单片机开发板调试用-time program
<lsj> 在 2025-01-20 上传 | 大小:2kb | 下载:0

[单片机(51,AVR,MSP430等)37724129DZ60_Lab4

说明:dz60 eeprom program a good example
<李岩松> 在 2025-01-20 上传 | 大小:206kb | 下载:0
« 1 2 ... .43 .44 .45 .46 .47 25848.49 .50 .51 .52 .53 ... 33935 »

源码中国 www.ymcn.org