资源列表

[其他嵌入式/单片机内容ecos_gui

说明:ecos下的gui开发源代码,对于开发gui的兄弟们很有参考价值-gui development under the eCos source code, for developers gui brothers valuable
<张政波> 在 2025-01-19 上传 | 大小:18.7mb | 下载:0

[嵌入式Linuxlinux_driver

说明:嵌入式linux驱动设备详解,很详细的,下了就知道了-linux driver very good very good
<xinhun> 在 2025-01-19 上传 | 大小:18.69mb | 下载:0

[其他嵌入式/单片机内容microchip

说明:microchip c30 Samples
<icemhades> 在 2025-01-19 上传 | 大小:18.68mb | 下载:0

[单片机(51,AVR,MSP430等)neiranji

说明:读者可以进一步了解内燃机的结构以及可对内燃机作进一步的学习-Readers can learn more about the structure of the internal combustion engine as well as further study of the internal combustion engine
<彬彬> 在 2025-01-19 上传 | 大小:18.7mb | 下载:0

[VHDL编程THDB_ADA_v.1.4.2_SystemCD

说明:THDB_ADA光盘资料,包含全部资料,全部例程。-THDB_ADA CD-ROM contains all the information, all the routines.
<hxy> 在 2025-01-19 上传 | 大小:18.69mb | 下载:0

[单片机(51,AVR,MSP430等)2343rw25

说明:YS-LD语音模块配套资料,利用单片机实现语音控制小车前进后退-YS-LD voice module supporting information, the use of single-chip voice control car forward and back
<规划> 在 2025-01-19 上传 | 大小:18.71mb | 下载:0

[VHDL编程conv_encode

说明:本设计是一个基于FPGA的咬尾卷积码编码器设计,要求使用verilog语言编写编码器模块,通过编译和综合,并通过matlab和modelsim仿真对比验证设计结果。-The design is an FPGA-based tail-biting convolutional code encoder design requires the use verilog language encoder module, through compi
<郭婷> 在 2025-01-19 上传 | 大小:18.69mb | 下载:0

[单片机(51,AVR,MSP430等)Bluetooth-WiFi

说明:stm32开发的基于蓝牙认证的WiFi传输-Bluetooth-based authentication WiFi transmission stm32 development
<李延超> 在 2025-01-19 上传 | 大小:18.71mb | 下载:0

[单片机(51,AVR,MSP430等)HELLO

说明:基于FPGA的nios ii嵌入式应用开发程序,仅供参考学习使用,谢谢。-NIOS based on the II FPGA embedded application development process, only for reference learning to use, thank you.
<宁静> 在 2025-01-19 上传 | 大小:18.69mb | 下载:0

[嵌入式/单片机编程Infantry_project3.0

说明:2018做robomaster时写的第一版步兵代码(First Edition of Infantry Code Written for Robomaster in 2018)
<booooood> 在 2025-01-19 上传 | 大小:18.72mb | 下载:0

[嵌入式/单片机编程RoboMaster2018一版自己写的步兵程序

说明:2018年做roboMaster比赛时写的一版步兵代码
<bioooid> 在 2019-08-09 上传 | 大小:18.72mb | 下载:0

[VHDL编程通信协议FPGA

说明:本设计是基于FPGA的高速并行接口通信接口和协议设计,该设计使用的是8 位并行接口,通过配置FPGA的FIFO寄存器保证了在高速并行下的数据稳定性,在 最终的测试中,该协议能够稳定传输的速度为80Mbps。(This design is based on FPGA high-speed parallel interface communication interface and protocol design, the design
<蔺娇娇> 在 2025-01-19 上传 | 大小:18.7mb | 下载:0

源码中国 www.ymcn.org