资源列表

« 1 2 ... .96 .97 .98 .99 .00 27901.02 .03 .04 .05 .06 ... 33935 »

[VHDL编程chengxu

说明:用PG12864LCD设计的指针式电子钟-PG12864LCD design with the pointer type electric clock
<朱宏新> 在 2025-02-13 上传 | 大小:2kb | 下载:0

[单片机(51,AVR,MSP430等)ceshichengxuzhongduan

说明:aduc841控制程序,中断方式。 -aduc841 control program interrupt.
<zzg> 在 2025-02-13 上传 | 大小:3kb | 下载:0

[VHDL编程jtd

说明:基于VHDL设计城市交通十字路*通灯源代码设计-traffic light
<胡鹏> 在 2025-02-13 上传 | 大小:230kb | 下载:0

[单片机(51,AVR,MSP430等)GPRS-GSM

说明:本程序为51单片机控制GPRS—nrf2401程序,为电子设计大赛的智能家居控制方案-The procedure for the 51 single-chip GPRS-nrf2401 control procedures for the electronic design contest of the smart home control program
<AnsonY> 在 2025-02-13 上传 | 大小:2.9mb | 下载:0

[VHDL编程VHDL-FPGA-DLL

说明:自动检测中英文中译英英译中百度翻译 翻译结果(中 > 英)复制结果 A VHDL language based on all digital phase-locked loop DPLL VHDL realization-自动检测中英文中译英英译中百度翻译 翻译结果(中 > 英)复制结果 A VHDL language based on all digital phase-locked loop
<ldd> 在 2025-02-13 上传 | 大小:225kb | 下载:0

[VHDL编程VHDL-FPGA-ALL-digital-DDLL

说明:VHDL 全数字锁相环 ise7.1i环境实现 内有代码 和时域仿真结果-A VHDL language based on all digital phase-locked loop DPLL VHDL realization
<ldd> 在 2025-02-13 上传 | 大小:225kb | 下载:0

[VHDL编程ARM9_FPGA

说明:ARM9+FPGA 开发板使用说明书 对接口和功能有详尽的介绍 FPGA开发板 必备-ARM9+FPGA development board manual on the interface and function have a detailed introduction FPGA development board must have
<ldd> 在 2025-02-13 上传 | 大小:256kb | 下载:0

[VHDL编程FPGA-development-board

说明:FPGA开发板硬件设计方案 我选择的另一款开发板 所选芯片为Altera stratixII EP2S180F-1020 对接口 和板上布局有详细介绍-FPGA development board hardware design scheme Altera stratixII EP2S180F-1020
<ldd> 在 2025-02-13 上传 | 大小:627kb | 下载:0

[VHDL编程Embedded-system-

说明:嵌入式系统和传统工控机系统比较 对两种系统的各个方面进行比较 我论文中用到的图表-Embedded system and traditional industrial control computer syste
<ldd> 在 2025-02-13 上传 | 大小:4kb | 下载:0

[VHDL编程if-receiver

说明:中频数字接收机设计与实现 对中频数字接收机方案的可行性作了分析,并通过系统仿真工具SystemView对A/D,数字下变频(DDC)及AM、FM等调制信号的软件解调作了仿真。-Design and implementation of a digital intermediate frequency receiver
<ldd> 在 2025-02-13 上传 | 大小:1.96mb | 下载:0

[VHDL编程3G--mobil

说明:3G移动终端基带信号处理器设计与实现该系统很好的实现了3G移动终端处理功能,但实际环境比仿真环境更复杂,需要给出解决办法,然后再验证。目前该方案实现了384 kb/s工作,使用3个时隙(每个时隙128 kb/s) 实现了基于高速下行分组接入(HSDPA)技术提高数据速率,它类似于WCDMA和CDMA2000标准所提供的速率。-3G mobile terminal baseband signal processor design and
<ldd> 在 2025-02-13 上传 | 大小:21kb | 下载:0

[微处理器(ARM/PowerPC等)B

说明:2011全国大学生电子设计竞赛B题自由摆的完整程序-code about the national college electirial design competition
<lililing> 在 2025-02-13 上传 | 大小:63kb | 下载:0
« 1 2 ... .96 .97 .98 .99 .00 27901.02 .03 .04 .05 .06 ... 33935 »

源码中国 www.ymcn.org