资源列表

« 1 2 ... .63 .64 .65 .66 .67 26268.69 .70 .71 .72 .73 ... 33935 »

[微处理器(ARM/PowerPC等)SOURCE4

说明:终端发送字符串 协调器 通过串口给电脑串口助手显示-Terminal sends the string- coordinator- display to the computer via the serial port assistant
<wang> 在 2024-07-06 上传 | 大小:14510080 | 下载:0

[嵌入式Linux[bbs.ickey.cn]ft5x0x

说明:触摸屏FT5x0x的驱动源码,适用于Android及Linux-touchscreen ft5x06 driver for android
<陈子午> 在 2024-07-06 上传 | 大小:8192 | 下载:0

[单片机(51,AVR,MSP430等)sd

说明:MMC-SD卡的FAT12文件系统,可以实现对文件的和目录的读取-MMC-SD Card FAT12 file system
<ZHU> 在 2024-07-06 上传 | 大小:94208 | 下载:0

[VHDL编程i2s_dome2

说明:音频接口I2S的Verilog实现, -Audio port of Verilog
<ZHU> 在 2024-07-06 上传 | 大小:2048 | 下载:0

[单片机(51,AVR,MSP430等)DoWatchV1.03

说明:杜洋工作室dowatch源程序,基于51单片机-Du Yang studio dowatch source, based on 51 microcontroller
<陈照> 在 2024-07-06 上传 | 大小:114688 | 下载:0

[单片机(51,AVR,MSP430等)usb_wr_firmware141023

说明:USB2.0协议芯片CY7C68013固件程序源代码-CY7C68013 USB2.0 protocol chip firmware source code
<陈照> 在 2024-07-06 上传 | 大小:182272 | 下载:0

[VHDL编程coordinate-transformation

说明:实现坐标变换,包括clark和park变换,clark变换实现三相静止坐标转换到两相静止坐标,park变换实现两相静止坐标转换到两相旋转坐标-Achieve coordinate transformation, including clark and park transform, clarke transform phase static coordinate conversion to the two-phase stationar
<cpf> 在 2024-07-06 上传 | 大小:1024 | 下载:0

[VHDL编程TLV5630ceshi

说明:TLV5630 DA转换芯片FPGA控制程序源代码,verilog编写-TLV5630 DA converter chip FPGA control program source code, verilog prepared
<陈照> 在 2024-07-06 上传 | 大小:3492864 | 下载:0

[VHDL编程Lvbo

说明:实现信号滤波,可根据外部信号毛刺干扰的特点改变滤波时钟来改变滤波宽度-Achieve signal filtering, the filter can be changed according to the characteristics of the external clock signal glitch to change the filter width
<cpf> 在 2024-07-06 上传 | 大小:5120 | 下载:0

[VHDL编程Asy_slavefifo_rdwr(141027)

说明:FPGA 控制CY7C68013A芯片的收发程序,调试通过,最高速度18M-CY7C68013A chip transceiver FPGA control procedures, debugging through, the maximum speed of 18M
<陈照> 在 2024-07-06 上传 | 大小:13600768 | 下载:0

[VHDL编程PWM-dead-zone

说明:实现PWM输出的死区控制,可保证避免上下桥臂同时导通损坏功率器件-Achieve PWM output dead time control, can guarantee to avoid simultaneous conduction of upper and lower leg damage power devices
<cpf> 在 2024-07-06 上传 | 大小:3072 | 下载:0

[VHDL编程uart_tras

说明:FPGA编写的串口发送程序,调试通过,分模块实现。-FPGA prepared by the serial transmission program, debugging through, sub-modules.
<陈照> 在 2024-07-06 上传 | 大小:713728 | 下载:0
« 1 2 ... .63 .64 .65 .66 .67 26268.69 .70 .71 .72 .73 ... 33935 »

源码中国 www.ymcn.org