资源列表
[其他小程序] FPGA_Cordic_SinCosA
说明:1.使用COrdic 算法计算正弦余弦函数:串行流水线模式 16bit相位输入,16bit精度正弦余弦输出. 2.13级 16bit输出精度,输出如果不需要这么多的精度,输出后可以进行截断低位 2QN -1 Use COrdic algorithm to calculate the sine cosine functions: Serial line mode 16bit phase input, 16bit preci<李潇> 在 2025-01-31 上传 | 大小:3kb | 下载:0
[其他小程序] FPGA_Cordic_Atan_A
说明:串行流水线格式:使用COrdic 算法计算反正切:向量模式下求角度 16bit :数据全部补码格式 -Serial line format: Use COrdic algorithm arctangent: seeking angle vector mode 16bit: full complement data format<李潇> 在 2025-01-31 上传 | 大小:3kb | 下载:0
[其他小程序] FPGA_Cordic_Atan_B
说明:串行流水线格式:使用COrdic 算法计算反正切:向量模式下求角度 16bit :数据全部补码格式-Serial line format: Use COrdic algorithm arctangent: seeking angle vector mode 16bit: full complement data format<李潇> 在 2025-01-31 上传 | 大小:3kb | 下载:0
[其他小程序] Windons_Cos_Candle
说明:1.升余弦窗首尾8点数据值:12bit-> 1-1RAM_OUT_CNT_RN10 formal 采用移位相加的方式来取代相乘运算,节省资源。 -1 liter inclusive 8:00 cosine window data values : 12bit-> 1-1RAM_OUT_CNT_RN10 formal using shift and add a way to replace mult<李潇> 在 2025-01-31 上传 | 大小:1kb | 下载:0
[其他小程序] FuShu_SignedAmultB_AB
说明:FPGA Verilog计算 A*conj(B) 有符号定点数:复数相乘模块 共轭模式 -FPGA Verilog computing A* conj (B) signed fixed point: complex multiplication module conjugate mode<李潇> 在 2025-01-31 上传 | 大小:3kb | 下载:0
[其他小程序] FPGA_Convert8_1_PLC_Rx
说明:FPGA verilog 把8位并行输入的数据从低位到高位串行输出-FPGA verilog to eight parallel data input serial output low to high<李潇> 在 2025-01-31 上传 | 大小:2kb | 下载:0